Impulsfolge
Wörterbuch
-
Impulsfolgef
Beispiele im Kontext
-
Messsignal Drehzahl (Impulsfolge, 5V, 0°)
Speed measurement signal (pulse train, 5V, 0 °)
-
Die Digitalisierung beschränkt sich deshalb lediglich auf die Impulsfolge Vorwandecho und darauffolgende Rückwandechos.
The digitalization is therefore limited to only the pulse sequence of front wall echo and subsequent rear wall echoes.
-
Am Ende der Auswerteschaltung 6 kann ein Signal abgegriffen werden, das aus einer Impulsfolge mit der Zeilenfrequenz besteht.
A signal 6'a, which is an impulse sequence at the horizontal line frequency, is tapped at an output terminal of circuit 6'.
-
Es werden mehrere einzelne Strahlungsimpulssignale mit vorausbestimmtem unterschiedlichem Zeitabstand ausgesendet, sodass nach Ablauf einer Anzahl von den Messbereich bestimmenden Messintervallen eine Impulsfolge detektiert wird.
A number of individual light signal pulses are emitted at predetermined and differing intervals, so that after a number of measurement intervals which determine the measurement zone have elapsed, a pulse sequence is detected.
-
Regelungssystem für konstante Fahrtgeschwindigkeit vom Schaltverhältnissteuerungstyp gemäß Anspruch 1, wobei das System einen Fahrzeuggeschwindigkeitssensor (6) für die Ausgabe einer Impulsfolge, die eine der Fahrzeuggeschwindigkeit entsprechende Frequenz besitzt, Mittel zum Messen der Zeit einer bestimmten Anzahl von aufeinanderfolgenden Impulsen der der Fahrzeuggeschwindigkeit entsprechenden Impulse, Mittel zur Ausgabe der gemessenen Zeit in einem bestimmten Zeitintervall, und Mittel zur Ausgabe eines Wertes als Fahrzeuggeschwindigkeit aufgrund einer Ausgabe von den Mitteln zur Ausgabe der gemessenen Zeit, wobei der Wert durch Berechnung der inversen gemessenen Zeit erhalten wird, umfaßt.
A constant speed cruise control system of duty ratio control type as claimed in claim 1, wherein the system comprising: a car speed sensor (6) for outputting a pulse train having a frequency corresponding to a car speed, means for measuring a time of a specified number of consecutive the pulses in response to the pulses corresponding to a car speed, means for outputting the time measured at a specified time interval, means for outputting as a car speed a value obtained by calculating a inverse number of the time measured in response to an output from the means for outputting the time measured.
-
Sendeseitiger Kodierer zur Verwirklichung eines Übertragungsverfahrens, bei dem ein erstes erster und zweiter Manchester-Biphasensignale (TXO, TXN), angeführt von einem primären Vorsynchronisierimpuls (PPSSP) in eine Folge optischer Impulse umgewandelt und über einen optischen Bus (11) übertragen wird, und eine empfangene Folge optischer Impulse in ein elektrisches Impulsfolgesignal umgewandelt wird, von dem die zwei Manchester-Biphasensignale wiedergewonnen werden, wobei der Kodierer folgendes aufweist: eine Abschlußlückendetektoreinrichtung (22) zum Feststellen, daß das erste Manchester-Biphasensignal über mehr als eine vorherbestimmte Zeitspanne auf niedrigem Pegel bleibt und zum Ausgeben eines Lückenerfassungssignals (BQ) in Abhängigkeit von der Feststellung und zum Halten des Lückenerfassungssignals, bis der primäre Vorsynchronisierimpuls (PPSSP) ansteigt; eine Extrahiereinrichtung (21, 26B) für den primären Vorsynchronisierimpuls, die auf das Lückenerfassungssignal anspricht und den primären Vorsynchronisierimpuls extrahiert und ausgibt; eine Anstiegsdetektoreinrichtung (24A) zum Erfassen des Anstiegs des extrahierten primären Vorsynchronisierimpulses, um einen ersten Impuls zu erzeugen; eine Abfalldetektoreinrichtung (24B) zum Erfassen des Abfalls des extrahierten primären Synchronisierimpulses, um einen zweiten Impuls zu erzeugen; eine Eliminiereinrichtung (21, 26A) für den primären Synchronisierimpuls, die auf das Lückenerfassungssignal anspricht und als ein Zwischensignal das erste Manchester-Biphasensignal (TXO) ausgibt, aus dem der primäre Vorsynchronisierimpuls eliminiert wurde; eine Impulsgeneratoreinrichtung (28A, 28B) zum Erzeugen eines dritten Impulses alle 0,5-Bit Längen der Manchester-Biphasensignale während einer Zeitspanne, während der jeder Impuls des Zwischensignals einen hohen Pegel hat nach dem Zeitpunkt seines entsprechenden Anstiegs; und eine Impulsfolgegeneratoreinrichtung (25, 29) zum Kombinieren des ersten, zweiten und dritten Impulses zu einer Serie von Impulsen und zum Ausgeben eines schmalen Impulses, der kürzer ist als die 0,5-Bit Länge, in Abhängigkeit von jedem Impuls in der Serie, wodurch die Impulsfolge erhalten wird, die in die Folge optischer Impulse umzuwandeln ist.
A transmitting-side encoder for implementing a transmission method in which a first one of first and second Manchester-biphase signals (TXO, TXN), headed by a primary pre-synchronizing pulse (PPSSP), is converted into an optical pulse train and transmitted over an optical bus (11) and a received optical pulse train is converted into an electric pulse train signal from which said two Manchester-biphase signals are recovered, said encoder comprising: terminal gap detecting means (22) for detecting that said first Manchester-biphase signal remains low-level for over a predetermined period of time and for outputting a gap detection signal (BQ) in response to the detection and for holding said gap detection signal until said primary pre-synchronizing pulse (PPSSP) rises; primary pre-synchronizing pulse extracting means (21, 26B) responsive to said gap detection signal to extract and output said primary pre-synchronizing pulse; rise detecting means (24A) for detecting the rise of said extracted primary pre-synchronizing pulse to generate a first pulse; fall detecting means (24B) for detecting the fall of said extracted primary pre-synchronizing pulse to generate a second pulse; primary pre-synchronizing pulse eliminating means (21, 26A) responsive to said gap detection signal to output, as an intermediate signal, said first Manchester-biphase signal (TXO) having eliminated therefrom said primary pre-synchronizing pulse; pulse generating means (28A, 28B) for generating a third pulse every 0.5-bit length of said Manchester-biphase signals in a period of time during which each pulse of said intermediate signal is high-level after the time point of its respective rise; and pulse train generating means (25, 29) for combining said first, second and third pulses into a series of pulses and for outputting in response to each pulse in said series a narrow pulse shorter than said 0.5-bit length, thereby obtaining said pulse train to be converted into said optical pulse train.
-
Elektronischer Schaltkreis zur Erzeugung einer ersten und einer zweiten Impulsfolge (PH1, PH2) mit einer ersten Impulsdauer (T1) aus einer dritten Impulsfolge (OSC) mit einer zweiten Impulsdauer (T2), wobei die zweite Impulsdauer (T2) die Hälfte der ersten Impulsdauer (T1) beträgt und die zweite Impulsfolge (PH2) um den Wert der zweiten Impulsdauer (T2) bezüglich der ersten Impulsfolge (PH1) verschoben ist, umfassend: ein erstes und ein zweites Schieberegisterspeicherelement (10, 11), wobei jedes der ersten und zweiten Schieberegisterspeicherelemente (10, 11) zwei Impulseingänge (101, 102, 111, 112), eine, Dateneingang (104, 114) und einen Datenausgang (106) aufweist, wobei einer der beiden Impulseingänge (101, 111) jedes der ersten und zweiten Schieberegisterspeicherelemente (10, 11) vorgesehen ist, den Zeitpunkt der Datenübernahme in den Dateneingang (104, 114) zu bestimmen, und der andere der beiden Impulseingänge (102, 112) jedes der ersten und zweiten Schieberegisterspeicherelemente (10, 11) vorgesehen ist, den Zeitpunkt der Datenübernahme vom Dateneingang (104, 114) an den Datenausgang (106, 116) zu bestimmen, die dritte Impulsfolge (OSC) und die Inversion der dritten Impulsfolge (OSC) dem einen der beiden Impulseingänge (101, 111) des ersten bzw. des zweiten Schieberegisterspeicherelements (10, 11) zugeführt werden und in den anderen der beiden Impulseingänge (102, 112) jedes der ersten und zweiten Schieberegisterspeicherelemente (10, 11) ein Signal (TS2) eingespeist wird, so daß die Daten an den Datenausgang (106, 116) sofort ohne Zwischenspeicherung übernommen werden, und der Datenausgang (106, 116) jedes der ersten und zweiten Schiebereqisterspeicherelemente (10, 11) an den Dateneingang (114, 104) des anderen der ersten und zweiten Schieberegisterspeicherelemente (11, 10) angeschlossen ist, und darüber hinaus umfassend: Invertierungsmittel (24), die innerhalb des Rückkopplungspfads vom Datenausgang (116) eines der ersten und zweiten Schieberegisterspeicherelemente (11) an den Dateneingang (104) des anderen der ersten und zweiten Schieberegisterspeicherelemente (10) vorgesehen sind, wobei die beiden Datenausgänge (106, 116) der Schieberegisterspeicherelemente (10, 11) die erste und die zweite Impulsfolge (PH1, PH2) führen, Verzögerungsmittel (21, 23), die innerhalb jedes der zwei Rückkopplungspfade von den Datenausgängen (106, 116) an die Dateneingänge (114, 104) der ersten und zweiten Schieberegisterspeicherelemente (10, 11) bereitgestellt werden.
Electrical circuit for generating a first and a second pulse string (PH1, PH2) with a first pulse duration (T1) out of a third pulse string (OSC) with a second pulse duration (T2), the second pulse duration (T2) being half of the first pulse duration (T1) and the second pulse string (PH2) being shifted by the value of the second pulse duration (T2) with regard to the first pulse string (PH1), comprising: first and second shift register latches (10, 11), each of the first and second shift register latches (10, 11) having two pulse inputs (101, 102, 111, 112), one data input (104, 114) and one data output (106), whereby one of the two pulse inputs (101, 111) of each of the first and second shift register latches (10, 11) is provided for determining the moment of the taking over of data into the data input (104, 114) and the other one of the two pulse inputs (102, 112) of each of the first and second shift register latches (10, 11) is provided for determining the moment of the taking over of data from the data input (104, 114) to the data output (106, 116), the third pulse string (OSC) and the inversion of the third pulse string (OSC) being applied to the one of the two pulse inputs (101, 111) of the first and the second shift register latches (10, 11), respectively, and the other one of the two pulse inputs (102, 112) of each of the first and second shift register latches (10, 11) being supplied with a signal (TS2) such that the data is taken over to the data output (106, 116) at once without latching, and the data output (106, 116) of each one of the first and second shift register latches (10, 11) being coupled to the data input (114, 104) of the other one of the first and second shift register latches (11, 10), and further comprising: inverting means (24) being provided within the feedback path from the data output (116) of one of the first and second shift register latches (11) to the data input (104) of the other one of the first and second shift register latches (10), the two data outputs (106, 116) of the two shift register latches (10, 11) carrying the first and the second pulse string (PH1, PH2), delaying means (21, 23) being provided within each of the two feedback paths from the data outputs (106, 116) to the data inputs (114, 104) of the first and second shift register latches (10, 11).
-
Frequenzmodulator, der eine volldigitale Phasenregelschleife nach einem der Ansprüche 1 bis 5 umfasst, gekennzeichnet durch : einen ersten Impulsgenerator (10) zum Liefern der ersten Impulsfolge an den ersten Zähler (11) der Phasenregelschleife; einen zweiten Impulsgenerator (14) zum Liefern der zweiten Impulsfolge an den zweiten Zähler (15) der Phasenregelschleife; und eine zweite Summierungsschaltung (21) zum Summieren eines digitalen Modulationssignals mit der differenzierten Zählnummer der Phasenregelschleife, um einen Satz von Ausgabesignalen zu erzeugen, welche die summierte differenzierte Zählnummer anzeigen, und Liefern des Satzes von Ausgabesignalen an die Addend-Anschlüsse der Summierungsschaltung (21) der Phasenregelschleife, wodurch ein frequenzmoduliertes Signal an einem der Summierungsausgabeanschlüsse der ersten Summierungsschaltung (12) erhalten werden kann.
A frequency modulator comprising a full digital phase locked loop of any of claims 1 to 5, characterized by: a first pulse generator (10) for supplying said first pulse stream to the first counter (11) of the phase locked loop; a second pulse generator (14) for supplying said second pulse stream to said second counter (15) of the phase locked loop; and second summation circuitry (21) for summing a digital modulating signal with the differentiated count number of said phase locked loop to produce a set of output signals indicating the summed differentiated count number and supplying the set of output signals to the addend terminals of the summation circuitry (21) of said phase locked loop, whereby a frequency modulated signal can be obtained at one of the summation output terminals of the first summation circuitry (12).